|
|
LVDS(Low voltage Differential Signaling )是一種小振幅差分信號(hào)技術(shù),使用非常低的幅度信號(hào)(約350mV)通過(guò)一對(duì)差分PCB走線或平衡電纜傳輸數(shù)據(jù)。它允許單個(gè)信道傳輸速率達(dá)到每秒數(shù)百兆比特,其特有的低振幅及恒流源模式驅(qū)動(dòng)產(chǎn)生極低的噪聲,消耗非常小的功率。同事,LVDS也是高速/低功耗數(shù)據(jù)傳輸?shù)囊粋(gè)多任務(wù)接口標(biāo)準(zhǔn),在ANSI/TIA/EIA-644-19995標(biāo)準(zhǔn)中被標(biāo)準(zhǔn)化。<BR> LVDS 工作原理:<BR> 圖1為L(zhǎng)VDS的原理簡(jiǎn)圖,其驅(qū)動(dòng)器由一個(gè)恒流源(通常為3.5mV)驅(qū)動(dòng)一對(duì)差分信號(hào)線組成。在接收端有一個(gè)高的直流輸入阻抗(幾乎不會(huì)消耗電流),所以幾乎全部的驅(qū)動(dòng)電流將流經(jīng)100歐姆的終端電阻在接收器輸入端產(chǎn)生的約350mV的電壓。當(dāng)驅(qū)動(dòng)狀態(tài)反轉(zhuǎn)時(shí),流經(jīng)電阻的電流方向改變,于是在接收端產(chǎn)生一個(gè)有效的“0”或“1”邏輯狀態(tài)。<BR> LVDS技術(shù)的特點(diǎn): <BR> LVDS技術(shù)之所以能夠成為解決目前物理層接口的瓶頸,正是在于其在速度、噪聲/EMI、功耗、成本等方面的優(yōu)點(diǎn):1: 高速傳輸能力、 2:低噪聲/低電磁干擾 、3:低功耗、 4:節(jié)省成本 。 <BR>
|
|
|